台灣 RISC-V 聯盟成立 Platform SIG 及 LLM SIG 工作小組

latform SIG 工作小組旨在促進國內 RISC-V 系統晶片設計、生態系統與應用佈署上的交流。LLM SIG 工作小組則將開發 RISC-V 技術學習大型語言模型。

由台灣物聯網產業技術協會 (TwIoTA)支持成立的台灣RISC-V聯盟 (RVTA),日前宣布成立「Platform SIG」及「 LLM SIG」兩個工作小組,期望透過SIG工作小組的深度交流,促進國內產業、學術及研究單位在RISC-V領域科技應用合作,並且加速RISC-V價值鏈連結,讓台灣產業從研發、設計到應用都能具備導入RISC-V開放架構技術。

聯盟會長林志明在說明SIG工作小組的成立宗旨時指出,「RISC-V科技對人類福祉的貢獻將是長遠的,加入工作小組就是具體長期貢獻的一種方式」,未來更期待Platform SIG能促進國內RISC-V系統晶片設計、生態系統與應用佈署上的交流,而LLM SIG的成果模型,則將對所有樂於學習大型語言模型訓練RISC-V技術的人有所啟發與幫助。

Platform SIG及LLM SIG的首任召集人,分別由晶心科技張弘毅特助,以及國立陽明交通大學資訊學院副院長陳添福教授擔任。

林志明進一步指出,台灣產業、學術及研究單位在RISC-V科技引用上有極大的發揮空間,相信未來透過國內各界的共同合作,加上台灣在全球半導體產業、IC產業、ICT產業、AI軟硬體產業的地位,將持續為這些產業價值鏈增值,RISC-V科技應用佈署於人類生活應用方面將極有前途。

台灣RISC-V聯盟係由台灣對於RISC-V技術架構投入開發或應用的產業、學術及研究熱心人士組成,近期更以籌組SIG工作小組的方式進行價值鏈上下游的鏈結,引起各方重視。

台灣RISC-V聯盟目前已組成RISC-V產品發展引玉平台工作小組 (Platform SIG),以及RISC-V AI大語言模型LLM工作小組 (LLM SIG)。其中Platform SIG工作小組讓成員藉著RISC-V 技術發展平台,發展高效能系統晶片、平台設計與生態系統,而LLM SIG小組成員將參與訓練以RISC-V搭配LLM AI科技打造的RISC-V技術學習大型語言模型。

台灣RISC-V聯盟執行長陳甯表示,聯盟預計於今年9月11日的2024 RISC-V Taipei Day展現工作成果。歡迎產業、學術及研究單位夥伴參與台灣RISC-V聯盟成為會員並參與SIG工作小組,共同增加國內RISC-V技術發展的競爭力。

© 版权声明
THE END
喜歡就支持一下吧
点赞5 分享
評論 抢沙发
头像
歡迎您留下寶貴的見解!
提交
头像

昵称

取消
昵称表情代码图片

    暂无评论内容